發明
中華民國
103101774
I 527380
頻率鎖定裝置
國立臺灣大學
2016/03/21
傳統鎖相迴路需要除頻器和相位頻率偵測器來幫助鎖相迴路鎖定,由於除頻器必需操作在高速,因此會消耗不少能源,本專利無除頻器次諧波注入鎖定全數位鎖相迴路, 提出一種鎖相迴路不需要除頻器方法,使得鎖相迴路不需除頻器也能鎖定。此外,脈波注入次諧波注入鎖定鎖相迴路需要注入在最佳注入點,傳統需要手調延遲來達到最佳注入,但難以克服製程、電壓、溫度的變異,本專利提出一種背景自動校正的方法,由於為背景校正,故可容忍製程、電壓、溫度的變異。 Conventional PLLs need divider and phase frequency detector for locking, owing to the high speed operating, it consumes a lot of power. A dividerless method is proposed for phase-locked loop in this patent, thus the phase-locked loop converges without divider. In addition, the injection pulse should be located in the optimal point in sub-harmonically injection-locked phase-locked loop, the injection timing is manually trimmed in the conventional phase-locked loop, but it is sensitive to the process, voltage, and temperature variations. A background adjusted method is proposed in this patent. Since it continuously works in the background, it can tolerate the process, voltage, and temperature variations.
本會(收文號1110071255)同意該校111年11月17日校研發字第1110090084號函申請終止維護專利(國立臺灣大學)
產學合作總中心
33669945
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院