發明
美國
13/927,920
US 8,787,424 B2
用於展頻傳輸之電路及其方法CIRCUIT FOR SPREAD SPECTRUM TRANSMISSION AND METHOD THEREOF
國立臺灣大學
2014/07/22
由於已知達到展頻的方法為使用三角積分調變器來達到頻率的合成,然而三角積分器除了會增加裝置輸出的雜訊,也會增加功耗的使用。除此之外,為了降低以上之缺點,複雜的設計與大量功耗與面積的使用是必需的。為了解決以上之問題,本技術因而被提出。 1. 本專利捨棄了三角積分調變器的使用,反而利用了自我震盪的原理來產生展頻的時脈。 2. 由於不需要去特意降低輸出的雜訊,因此功耗可以有效地降低。 3. 不會增加裝置輸出的雜訊。 4. 由於架構的簡單,降低設計的複雜度。 The typical SSCG frequency sysnthesis is implemented by conventional delta-sigma modulator. However, the delta-sigma modulator will increase output clock phase noise due to its inherent quantization noise. Besides, its extra hardware will add the power consumption. In order to resolve the drawback of the conventional SDM-based SSCG clock generator, the self-oscillation-based PLL SSCG is proposed to reduce the design complexity as well the area.
產學合作總中心
33669945
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院