發明
美國
12/275,406
US 7,714,627 B1
雙觸發邏輯電路DOUBLE-TRIGGERED LOGIC CIRCUIT
國立雲林科技大學
2010/05/11
本創作為一種雙重觸發模式之電路,藉由複數個PMOS、NMOS、反相器與訊號線的組合,形成由一種邏輯電路組合的雙重觸發模式之電路,該邏輯電路包含有一AND邏輯電路與一XNOR邏輯電路,此種組合式的邏輯電路,可以產生多變的脈衝模式,也解決了臨界電壓衰退的問題。 A novel dual-mode pulse generator logic (AND+XNOR) is presented. By using PTL logic with delay inverters the proposed design is successfully eliminated the redundant of MOS transistors to reduce circuit complexity. Threshold voltage loss problem common in PTL design are also alleviated when keep transistor count in minimum.
智財管理組
(05)5342601轉2521
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院