發明
中華民國
100117818
I 420817
三輸入之互斥或閘電路
國立雲林科技大學
2013/01/21
在邏輯電路當中,三輸入之互斥或閘(Exclusive-OR Gate)是一個基本的電路,許多電路都必須仰賴其組成,例如:全加器(Full Adder)、線性反饋位移暫存器(Linear Feedback Shift Register)…等,都需要藉由互斥或閘來組成,基於這些已經被大量運用在現今生活的電路下,如果能將組成這些電路的主要元件互斥或閘做有效率的改良,將會使其整體效能躍進以及節省功率消耗。 在習知的三輸入互斥或閘當中,多是利用兩個二輸入互斥或閘組成或者是利用複雜的邏輯電路將三輸入互斥或閘之函式實現,電路內部節點及輸出保持在全擺幅狀態,為了保持此全擺幅狀態,往往都需付出額外的電晶體個數或降低電路速度、增加功率消耗,因此形成本發明人之研究動機;本發明是利用簡單的兩個二輸入互斥或閘架構並加上兩顆輔助用電晶體,使得電路內部成為條件式全擺幅,不但輸出能保持在全擺幅狀態,也可降低整體功率消耗及增進邏輯切換速度,使電路效能獲得提昇。 In previous the three-input exclusive or gate , it's use of two two-input exclusive or gate composition or the use of complex logic circuit of three-input exclusive or gate function implementation, the circuit internal nodes and output remain full-swing state, in order to maintain this full-swing state, often are required to pay an additional transistor or reduce the speed, increase power consumption, thus creating motivation for the study of the inventor; this invention is the use of a simple two input exclusive-OR gate with two extra transistors , making the circuit conditional full-swing, not only the output can be maintained in full-swing state, but also reduce overall power consumption and increase switching speed of logic, the circuit performance improvement.
智財管理組
(05)5342601轉2521
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院