發明
中華民國
099118716
I 397258
運算放大器
國立成功大學
2013/05/21
此專利提出一偏壓及輸入互換技術以重設運算放大器的總和節點,藉此消除使用共享運算放大器之架構的循環式與導管式類比/數位轉換器的殘值記憶效應。不同於其他運算放大器總和節點重設技術,所提出之偏壓及輸入互換技術不需要額外的前級放大器也不需犧牲信號振幅。因此驅動電路的大小與功率皆可減少。所提出的全差動偏壓及輸入互換技術比現今的運算放大器總和節點重設技術擁有更好的功率效能。而偽差動偏壓及輸入互換技術比全差動偏壓及輸入互換技術可以節省更多的功率消耗和共享放大器的面積。與現有運算放大器總和節點重設技術相比,概念驗證用之轉換器證實了所提出之偏壓及輸入互換技術能更有效地以較少的功率消耗及較大的信號振幅達成重設運算放大器總和節點之目的。 This technique proposes a bias-and-input interchanging (BII) technique for resetting opamp summing nodes to remove the memory effect of residue signal in cyclic/pipelined analog-to-digital converters (ADCs) with opamp-sharing architectures. The proposed BII technique does not need additional preamplifier stage or need to sacrifice signal swing, as do other opamp summing node resetting (OSNR) techniques. Thus, the size of driving circuits and power consumption can be reduced. In the BII technique, fully differential (FD) BII folded-cascode and pseudo-differential (PD) BII telescopic opamp architectures are developed. FD-BII technique is more power-efficient than existing OSNR technique. PD-BII technique can further save more power and opamp area than FD-BII technique. Compared with existing OSNR techniques, the proof-of-concept ADCs confirm that proposed BII technique can be used by ADCs to reset opamp summing nodes more efficiently, using less power and achieving a wider signal swing.
本部(收文號1090031211)同意該校109年5月29日成大技轉字第1095600304號函申請終止維護專利(成大)
企業關係與技轉中心
06-2360524
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院