發明
中華民國
094124219
I 265529
可應用於內容可定址記憶體之AND型比較線電路結構
國立中正大學
2006/11/01
藉由新發明之PF-CDPD AND型比較電路,可以有效的降低CAM的功率消耗,達 到如同傳統NAND型比較電路般的程度,但速度上卻可大幅提昇。
本部(收文號1050004054)同意該校105年1月14日中正研發字第1050000500號函申請終止維護專利
技術移轉授權中心
05-2720411轉16001
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院