用於正交分頻多工系統之訓練符元及時間偏移估測電路Training symbols and timing offset estimation circuit for OFDM | 專利查詢

用於正交分頻多工系統之訓練符元及時間偏移估測電路Training symbols and timing offset estimation circuit for OFDM


專利類型

發明

專利國別 (專利申請國家)

中華民國

專利申請案號

097100714

專利證號

I 396395

專利獲證名稱

用於正交分頻多工系統之訓練符元及時間偏移估測電路Training symbols and timing offset estimation circuit for OFDM

專利所屬機關 (申請機關)

國立中山大學

獲證日期

2013/05/11

技術說明

正交分頻多工(OFDM)具有可以抵抗因為多重路徑所造成的符元間干擾 ( inter symbol interference, ISI )的優點,但是系統的效能對於接收訊號時間的偏移卻是非常敏感的。已有許多關於時間同步問題的研究,一般來說,時間同步的方法主要分作兩種,一種是利用正交分頻多工特有的保護區間(guard interval)做同步,另外一種則是加入額外的訓練符元(training sequence)去估測時間的偏移。本架構是提出一組新的訓練符元與時間準則,其時域上的傳送訊號如相關圖式之一所示,並在接收端利用特定的時間準則(timing metric)來完成時間的同步,如相關圖示之二所示。因為訓練符元具有複製、倒數、共軛、與負號的特性,我們就可以得到比傳統只利用複製或對稱特性的訓練符元更好的效能。 基於上述的優點,本發明所要保護的第一個部分為所提出訓練符元,它是將一個正交分頻多工符元(長度為N)分割成4個區塊而形成新的符元架構,如相關圖式之一所示。其中 是長度為四分之N的複數訊號,1/A則是 的倒數;在我們所提出的架構當中,時間準則電路包含了利用訓練符元重複性質之時間準則電路如圖四(a)和圖四(b)所示。 本發明是在時域上利用一組訓練符元與時間準則來估測時間偏移,在這個架構下僅需要一個正交分頻多工符元。由於本架構提出的訓練符元具有重複、倒數、共軛的特性,使之能夠在任何的通道環境之下都有不錯的系統效能。

備註

本部(收文號1050019735)同意該校105年3月21日中產營字第1051400266號函申請終止維護專利

連絡單位 (專責單位/部門名稱)

產學營運及推廣教育處

連絡電話

(07)525-2000#2651


版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院