發明
中華民國
105102160
I 587663
二位元相位偏移解調變器BPSK DEMODULATOR
國立交通大學
2017/06/11
本發明提供一種二位元相位偏移解調變器,其係利用一延遲電路以延遲一二位元相位偏移調變訊號,將其與未延遲的二位元相位偏移調變訊號混合,以輸出一解調資料訊號,同時利用一相位旋轉電路,藉由該解調資料訊號以解出一載波時脈。其中,延遲電路的操作頻率為一倍或二分之一倍的載波頻率,可大幅減少功率消耗,且其可使用數位或類比電路實施。本發明與傳統二位元相位偏移解調變器之不同處在於電路內之所有訊號頻率必定低於載波頻率,故可以大幅降低功耗。此外,本發明可以容忍該延遲訊號相當範圍內之延遲時間變異,亦即其良率很高。 A low power Binary Phase Shift Keying (BPSK) demodulator is provided. A BPSK demodulator using a delay line could delay a BPSK signal, which is mixed with the undelay BPSK signal, and outputs a demodulated signal. Further, a BPSK demodulator using a phase rotation circuit incorporated with the demodulated signal could output a recovered clock. Wherein, the operating frequency of the delay circuit is equal to or half of a carrier frequency so as to significantly reduce power consumption of a BPSK demodulator, which could be realized in digital or analog circuits.
本會(收文號1120019924)同意該校112年4月7日陽明交大研產學字第1120010771號函申請終止維護專利(國立陽明交通大學)
智慧財產權中心
03-5738251
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院