發明
中華民國
101110107
I 444628
數位讀出模組,數位感測裝置
國立交通大學
2014/07/11
本申請案係直接轉換各種微小電氣訊號變化為一數位碼以供系統直接使用之方法與架構。其技術可用於單一電路多軸感測,並在技術層面上可轉換電阻、電容、電感、電壓、電流、電荷、電場等微小電氣訊號變化為一對應數位碼,其方法是轉換為時間差別而啟動振盪器轉換。對於省能方面,相較與傳統讀出電路,本架構在感測到微小電氣訊號變化始消耗主要功耗。另外,本申請案之讀出電路具有自我對於製程-溫度-電壓變異所產生之放大比例飄移問題進行校正,使得轉換出的數位碼不發生錯誤。本申請案不同於傳統讀出電路應用。傳統讀出電路因應微小電氣訊號變化範圍而特別設計,本申請案之不同處於電路架構係採用一具有自我動態調整之電流源與一可調整式自我鎖定振盪頻率之振盪器,將會因應不同應用之微小電氣訊號變化範圍而自我調整電流與振盪頻率設定之新型讀出方法與電路裝置。本申請案之讀出電路具有自我測試微機電元件製造特性誤差與良率,對於應用者,可減少感測器元件晶片測試成本。 The proposal can be used for a single component, multi-dimension and multi- axis sensing circuit. The method and apparatus, which can readout resistance, capacitance, inductance, voltage, current, charge, electric field changes and other micro-scale electrical signal as a corresponding digital code, convert the micro-scale electrical signals into time durations and enable oscillator in digital-output conversion. In addition, the readout circuit will start to do conversion only when the signal change is detected. This application can overcome and calibrate the amplification- drift problems in Process-Voltage-Temperature (PVT) variations to make the digital conversion without errors. This case is different from traditional readout circuit applications, where a dynamic self-adjusted digital current source and an adjustable All Digital Phase-Lock-Loop (ADPLL) are exploited for signal amplification and frequency band selection according to target sensing applications.
智慧財產權中心
03-5738251
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院