發明
中華民國
093109889
I 231987
靜電放電防護電路
國立交通大學
2005/05/01
本發明係一種靜電放電防護電路,其應用於具有高低壓混和介面之電路上,本發明利用閘極 耦合技術來達到靜電放電防護效果,當靜電發生於輸入/輸出銲墊時,一電容會耦合靜電電 壓,並分別經由一第一二極體與一第二二極體,來提高一疊接NMOS之上層與下層NMOS的閘極 電位,藉此讓上層與下層NMOS產生通道,以幫助靜電更有效透過該疊接NMOS而導通至地。本 發明在具有疊接NMOS架構之高地壓混和介面電路上設置觸發電路,以利用閘極耦合技術觸發 導通該疊接NMOS,藉此增進疊接NMOS之靜電放電防護能力,並改善習知靜電放電防護電路無 法直接套用於疊接NMOS結構或需外加極大保護元件等缺失。
本部(收文號1040087827)同意該校104年12月10日交大研產學字第1041013203號函申請終止維護專利
智慧財產權中心
03-5738251
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院