高速超大型積體電路估測集總RLC耦合互連線路串擾雜訊的方法 | 專利查詢

高速超大型積體電路估測集總RLC耦合互連線路串擾雜訊的方法


專利類型

發明

專利國別 (專利申請國家)

美國

專利申請案號

10/853,854

專利證號

7,124,381

專利獲證名稱

高速超大型積體電路估測集總RLC耦合互連線路串擾雜訊的方法

專利所屬機關 (申請機關)

長庚大學

獲證日期

2006/10/17

技術說明

本發明將提供一種於高速超大型積體電路串擾雜訊快速估測的工具,除了考慮傳 統耦合電容 外,能進一步考慮電感互感效應。本發明以集總RLC耦合樹狀電路模擬高速超 大型積體電 路中的互連線路。利用線性運算時間複雜度的遞迴動差運算工具與座標投影式的 模型簡化技 術,本發明可以有效估測具有電感性之串擾雜訊峰值。此遞迴動差運算工具將可 同時處理具 有耦合電容與互感的電路動差計算。所產生保證穩定性之簡化模型將用於估測串 擾雜訊峰 值。 A method for efficiently estimating crosstalk noise of high-speed VLSI inerconnects is provided. In the invention hign-speed VLSI interconnects are modeled as lumped RLC coupled trees The inductive crosstalk noise waveform can be accuratly estimated in an efficient manner using the linear time moment computation technique in conjunction with the projection-based order reduction method. Recursive formulas of moment computations for coupled RC trees are derived with considering both self inductances and mutual inductances. Also, analytical formulas of voltage moments at each node will be derived explicitly. These formulas can be efficiently implemented for crosstalk estimations.

備註

連絡單位 (專責單位/部門名稱)

技術移轉中心

連絡電話

03-2118800轉3201


版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院