發明
中華民國
110114086
I 760191
時間至數位轉換器
國立中山大學
2022/04/01
一種時間至數位轉換器,其特徵在於,定時事件的開始和結束,該事件由該緩衝延遲模組進行採樣,以獲得寬的動態範圍,然後由該邊緣檢測器做為橋樑將檢測到與停止訊號有密切滯後的延遲啟動信號,並將其發送到該游標延遲模組進行更高速率的採樣,以便獲得更高的分辨率和適度的動態範圍。整個架構由PVT檢測器監控,以抵抗製程、電壓、溫度的變化影響,得到所需的解析度。 A time-to-digital converter, characterized in that the start and end of a timing event are sampled by the buffer delay module to obtain a wide dynamic range. Then the edge detector is used as a bridge to detect a delayed start with a close lag from the stop signal and send it to the Vernier Delay Module for higher rate sampling in order to obtain higher resolution and moderate dynamic range. The entire structure is monitored by a PVT detector to resist the influence of process, voltage, and temperature changes to obtain the required resolution.
產學營運及推廣教育處
(07)525-2000#2651
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院