發明
日本
特願 2002-373899
特許 3849871
具單一延遲線及最少化工作延遲細胞元之延遲鎖定迴路
國立中正大學
2006/09/08
本發明提出二個嶄新架構的延遲鎖定迴路。兩個電路架構設計技巧被提出,其中包 括有時脈 訊號流程控制機制與延遲細胞元排列的轉置。在新型的流程控制機構下,延遲鎖定 電路僅須 單一的時脈延遲線,此單一的時脈延遲線將同時具備時脈扭曲的測量與同步時脈功 能。單ㄧ 時脈延遲線除去了原先存在測量與同步延遲縣中彼此相互匹配的問題。延遲細胞 元排列的轉 製技巧則使得運作的延遲細胞員個數得到最小化的結果,同時又獲得進一步功率消 耗的減 少。
本部(收文號1050004054)同意該校105年1月14日中正研發字第1050000500號函申請終止維護專利
技術移轉授權中心
05-2720411轉16001
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院