發明
中華民國
103103307
I 533597
雙回授之低雜訊放大器
國立中山大學
2016/05/11
本發明提出一種具雙迴授之寬頻共閘極低雜訊放大器之電路,該電路係由一差動輸入式電容性共閘極放大器、變壓器、電感以及差動輸出式源極隨耦放大器所組成。本發明之電路特色在於使用雙迴授技術於習知共閘極低雜放大器中,可同時達到雜訊與輸入阻抗匹配,進而大幅地改善習知共閘極低雜訊放大器之雜訊指數。除此之外,本發明結合雙迴授技術與並聯/串聯之峰化網路,更可大幅地沿伸習知共閘極低雜訊放大器之輸入匹配頻寬與3-dB增益頻寬。因此,本發明可有效地改善習知共閘極低雜訊放大器之雜訊指數、匹配頻寬與3-dB增益頻寬。 This invention relates to a circuit of the wideband common-gate (CG) low-noise amplifier (LNA) having dual feedback. The proposed circuit comprises a differential capacitive cross-coupled common-gate (CCC-CG) topology, on-chip integrated transformer, on-chip integrated inductor, and differential source-follower amplifier. The novelties in this invention are described as follow. Using positive-negative dual feedback in a traditional CG LNA simultaneously achieves noise matching and input matching, thereby significantly improving noise figure (NF). Additionally, a merged positive-negative dual feedback and shunt-series inductive peaking significantly extends input matching bandwidth and 3-dB gain bandwidth of traditional CG LNAs. As mentioned above, this invention effectively improves the NF, input matching bandwidth, and 3-dB gain bandwidth of traditional CG LNAs.
本部(第1080005689號)同意該校108年01月21日中產營字第1081400090號函申請終止維護案。
產學營運及推廣教育處
(07)525-2000#2651
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院