疊接雙交叉耦合對電晶體之除三注入鎖定除頻器電路DIVIDE-BY-3 INJECTION LOCKED FREQUENCY DIVIDER IMPLEMENTED BY CASCODED CROSS-COUPLED | 專利查詢

疊接雙交叉耦合對電晶體之除三注入鎖定除頻器電路DIVIDE-BY-3 INJECTION LOCKED FREQUENCY DIVIDER IMPLEMENTED BY CASCODED CROSS-COUPLED


專利類型

發明

專利國別 (專利申請國家)

中華民國

專利申請案號

104108827

專利證號

I 563800

專利獲證名稱

疊接雙交叉耦合對電晶體之除三注入鎖定除頻器電路DIVIDE-BY-3 INJECTION LOCKED FREQUENCY DIVIDER IMPLEMENTED BY CASCODED CROSS-COUPLED

專利所屬機關 (申請機關)

國立中興大學

獲證日期

2016/12/21

技術說明

本專利是利用上下疊接的雙交叉耦合對電晶體結構,與諧振網路形成一振盪電路。未注入訊號時,本電路可振盪於自由振盪頻率。當待除頻之訊號注入下方交叉耦合對的閘極,產生之電流訊號可與諧振網路之振盪訊號經上方疊接之第二交叉耦合對混波,鎖得之混波訊號,恰可鎖定輸出所需除三訊號。其基本之作動原理與傳統之注入鎖定除頻器電路相異,不僅本電路為創新性設計,可以達成寬除頻範圍,也由於採取疊接雙交叉耦合對結構,可調整等校之轉導增益以進一步降低功率消耗。 We use the cascoded cross-coupled transistor topology and resonant network to form a base oscillator. The input signal is injected into bottom pair of cross-coupled transistors and generates current signal with various orders of harmonics of the input which will be mixed with the oscillating signal via the upper pair of cross-coupled transistors and thus generate the required divide-by-3 output signal. This circuit is a novelty design and it can achieve wide locking range as an injection-locked frequency divider with an improved power consumption.

備註

本部(收文號1100027139)同意該校110年5月13日興產字第1104300261號函申請終止維護專利(中興)

連絡單位 (專責單位/部門名稱)

技術授權中心

連絡電話

04-22851811


版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院