發明
中華民國
099144331
I 454064
具輔助預測電路之逐漸趨近式類比數位轉換器及其方法
國立成功大學
2014/09/21
此技術是利用一個輔助預測電路,來避免不必要的電容切換,此技術可以省下40-45%的電容切換能量消耗。除此之外,這個技術還能改善電路的靜態以及動態效能。在0.18微米互補式金氧半電晶體製程下,我們利用此技巧來實現一個10位元,每秒1千萬次取樣的逐漸趨近式類比至數位轉換器。在1伏特的電壓下,其功率消耗僅為98微瓦,有效位元為接近理想的9.83 bits,等效的FOM僅為11 fJ/conversion-step。 The technique is a predictive capacitor switching method that uses a predictive circuit to avoid unnecessary switching in a DAC network. This method saves 40~45% switching energy. In addition, this technique improves static and dynamic performance of a SAR ADC. A 10-bit, 10-MS/s SAR ADC using this method is implemented in a 0.18-m 1P6M CMOS technology. The prototype consumes 98 W from a 1-V supply and achieves an excellent ENOB of 9.83 bits. The resultant FOM is only 11 fJ/conversion-step.
本部(收文號1100027013)同意該校110年5月12日成大產創字第1101101269號號函申請終止維護專利(成大)
企業關係與技轉中心
06-2360524
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院