發明
中華民國
100113603
I 452828
時脈產生裝置
國立臺灣大學
2014/09/11
對於Displayport的device 端的應用上,我們通常會接收一個具有展頻訊號的資料,經過時脈資料回復電路後,可以產生具有展頻的時脈訊號。可是系統通常需要一個單頻的時脈訊號,為了省去額外的石英振盪器與倍頻器,所以必須設計一個電路來將具有頻率調變的展頻時脈電路,恢復為單一頻率的時脈。 這個展頻時脈訊號帶有三角頻率變化,這個訊號在經過降頻以後,如果在後續頻率合成器的除頻器中加入相反函數之三角波除數,則輸出時脈會因為這兩個反向訊號的抵銷而成為一個消除展頻訊號的時脈。 For the receiver of DisplayPort, the spread spectrum clock is generated when the spread spectrum data passes from Clock Data Recover. Thus the circuit eliminates the spread spectrum signal for background system is needed. The proposed circuits adjusts the divider ratio of the synthesizer to eliminate spread spectrum signal by using the delay and the adaptive triangular wave generator. This technology doesn’t need any extra crystal source and the lower bandwidth. The proposed De-Spread spectrum clock generator (DSSCG) circuit is presented. The input clock had 5000ppm frequency spread range, and the measured output frequency variation is less than 500ppm.
本部(收文號1100057959)同意該校110年9月16日校研發字第1100067275號函申請終止維護專利(台大)
產學合作總中心
33669945
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院