發明
美國
12/165,151
US 8,198,923 B2
電路及其應用方法A harmonic suppression circuit, an injection-locked frequency divider circuit and associated methods
國立臺灣大學
2012/06/12
本發明是有關一種電路及其應用方法,特別是一種增加鎖頻範圍之注入式除頻及/或抑制諧波之電路及其應用方法,透過降低電感之品質因子大小,使得相位顫動發生頻率及相位雜訊增加,導致因震盪所輸出之訊號頻率於頻譜上會產生間歇性的漂移(縮短或加長) ,進而達到增加鎖頻範圍;並可利用兩電晶體之閘極串聯一屏障電阻構成一亞諧波抑制模組,當輸入訊號通過該亞諧波抑制模組而產生交叉耦合後,進而達到增加鎖頻範圍及諧波抑制之功效。本發明是有關一種電路及其應用方法,特別是一種增加鎖頻範圍之注入式除頻及/或抑制諧波之電路及其應用方法,透過降低電感之品質因子大小,使得相位顫動發生頻率及相位雜訊增加,導致因震盪所輸出之訊號頻率於頻譜上會產生間歇性的漂移(縮短或加長) ,進而達到增加鎖頻範圍;並可利用兩電晶體之閘極串聯一屏障電阻構成一亞諧波抑制模組,當輸入訊號通過該亞諧波抑制模組而產生交叉耦合後,進而達到增加鎖頻範圍及諧波抑制之功效。 The present invention relates to a circuit arrangement and method, especially to a circuit and method of injection-locked frequency divider that extended locking range and/or harmonic suppression; wherein by reducing the quality factor of inductor in LC-tank circuit, then the phase of oscillatory signal drifts on the frequency domain that results extending the locking range; furthermore, by connected a block resistor between two transistors as a subharmonic suppression module, and the signal be combined to cancel the harmonic through the subharmonic suppression modules, thus, achieves locking range extended and harmonic suppression.
本部(收文號1100033534)同意該校110年6月9日校研發字第1100036312號函申請終止維護專利(台大)
產學合作總中心
33669945
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院