發明
中華民國
100124953
I 425890
差模蛇形延遲線結構
中原大學
2014/02/01
一種差模蛇形延遲線結構,係包含ㄧ組由二蛇行延遲線所組成之蛇形延遲線對、第一接地防護線、第二接地防護線以及二個第三接地防護線;蛇形延遲線對係自輸入端延伸後反覆彎折至輸出端以設置於佈線層,藉以形成朝第一方向具有第一開口之第一耦合空間,與朝該第一方向之反方向具有第二開口之第二耦合空間,該些蛇行延遲線於彎折處之寬度係小於非彎折處之寬度;第一接地防護線,係自第一開口處朝第一耦合空間延伸而設置於佈線層,並利用複數個第一貫穿孔電性連結於接地電路;第二接地防護線係自第二開口處朝第二耦合空間延伸而設置於佈線層,並利用複數個第二貫穿孔電性連結於該接地電路;第三接地防護線係分別設置於佈線層位於該組蛇形延遲線對之上緣及下緣處,並利用複數個第三貫穿孔電性連結於接地電路。相較於習知之差模蛇形延遲線結構,本發明除了利用第一接地防護線、第二接地防護線以及第三接地防護線來降低共模雜訊,更利用縮減蛇形延遲線對於彎折處之寬度,以形成強耦合線段,並進而降低共模雜訊,因此共模雜訊的抑制效果係優於習知之差模蛇形延遲線結構。 This work proposes two noise reduction schemes that use strongly coupled vertical-turn traces as substitute for weakly coupled vertical-turn traces and added guard traces to reduce the common-mode noise in a weakly differential serpentine delay microstrip line. The peak-to-peak amplitude of common-mode noise in the time-domain is reduced by bout 65% using the two methods, according to simulation results. The simulation results demonstrate that the frequency range over which the magnitude of differential-to-common mode conversion is reduced for a differential serpentine delay line with is wide band in the range 0.1~2.7GHz and 3.2~10GHz. Furthermore, the differential reflection loss for additional guard traces is only slightly reduced at the frequency of interest, but when strongly coupled verticalturn traces are used.
本部(收文號1050095060)同意該校105年12月13日原產字第1050004075號函申請終止維護專利
產學合作暨專利技轉中心
(03)2651830
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院