發明
中華民國
101132038
I 493878
改善電容合併切換技術的數位類比轉換電路線性度之資料加權平均演算法系統System of using a low-cost data weighted averaging algorithm to improve the linearity of a dac circuit with merged capacitor switching technique
國立成功大學
2015/07/21
一種使用低成本資料加權平均(data weighted averaging; DWA) 演算法改善電容合併技術之數位類比轉換器(DAC)電路線性度之設計方法,該方法所實現之電路架構係包括 : 一2的補數校正電路;一指標產生器電路與接續此電路的解碼器電路;一溫度碼轉換電路;一桶狀移位器(barrel shifter)電路;一最後端產生控制單位電容訊號之邏輯電路。 本技術創作所新提出之使用低成本資料加權平均(data weighted averaging; DWA) 演算法可直接有效地改善因為數位類比轉換器內單位電容間彼此不匹配所產生之諧波失真(harmonic distortion),並可大幅降低此資料加權平均電路所需之面積、實施成本與功率消耗。 The design methodology of using a low-cost data weighted averaging algorithm improves the linearity of a DAC circuit with merged-capacitor switching technique. The architecture of this data weighted averaging algorithm composed of a 2’s-complement correction circuit, a point generator, a following decoder, a thermometer-code converter, a barrel shifter and a selecting control-signals logic circuit. The proposed data weighted averaging algorithm can directly improve the harmonic distortion, which is resulted from the mismatch errors between each unit-capacitor and can also reduce required area, cost and power dissipation.
本部(收文號1080009071)同意該校108年2月1日成大研總字第1081100901號函申請終止維護專利
企業關係與技轉中心
06-2360524
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院