發明
中華民國
102202931
M 461845
條狀影像分時並行壓縮之裝置
財團法人國家實驗研究院
2013/09/11
此使用場效可程式邏輯陣列(FPGA)進行影像條狀壓縮之技術,其演算法是以CCSDS 122.0-B-1 的小波轉換為基礎,針對衛星影像條狀拍照特性設計,達到高速、高壓縮且高品質。 本技術藉由多工器(multiplexer)及分時(time sharing)方法,以減少離散小波轉換(DWT)所需乘法器的數量。 將DWT Layer 1, 2, 3 以分時(timing sharing)及平行處理(parallel processing)方式並行處理,以達到即時壓縮的功能,並節省記憶體的使用。 The field-programmable gate array parts are used to perform real-time strip-based image data compression. The compression algorithm is based on CCSDS 122.0-B-1 recommanded standard. This image data compression module can achieve high speed, high compression ratio and high compression performance. This technology can reduce the multipliers quantity used in Discrete Wavelet Transform (DWT) via multiplexer and time sharing methodology. The real-time compression throughput can be achieved via time sharing and parallel processing on DWT Layer 1, 2 & 3. Meanwhile, the memory size for data processing can be reduced.
國研院技術移轉中心
02-66300686
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院