發明
中華民國
104136086
I 571063
自動校正動態範圍之低功耗三角積分調變器架構及其低功耗電路實現方法與自動校正且延伸三角積分調變器動態範圍之方法Low power sigma-delta modulator architecture capable of correcting dynamic range automatically, method for implementing low power circuit thereof, and method for correcting and extending dynamic range
國立成功大學
2017/02/11
本發明提出一種低功耗且可動態偵測輸出訊號強度進而改變動態範圍之三角積分調變器架構及其低功耗電路實現方法與自動校正且延伸三角積分調變器動態範圍之方法,本發明利用自動校正單元動態偵測三角調變積分器系統輸出訊號強度,並比對系統輸入訊號規格以找出多組動態範圍曲線,並依此擷取出適合之系統階數與前饋係數之組合以延伸系統動態範圍。本發明所揭露之自動校正單元之電路架構採用數位電路形式,係包括數位訊號處理器、計數器及暫存器陣列、比較器、數位係數控制器、前饋增益調控單元與系統階數調控單元。本發明利用該自動校正單元可動態偵測系統輸出訊號強度,並可據此動態調整系統階數以優化系統架構達到系統功耗/耗能平衡。 A low power sigma-delta modulator (SDM) architecture capable of dynamic detection of output signal strength to change dynamic range, method for implementing low power circuit thereof, and method for correcting and extending dynamic range of the SDM automatically utilize an automatic correction unit to detect output signal strength of the SDM, compare system input signal specifications and come out multiple sets of dynamic range curves, and thereby extract an appropriate combination of system order and feed-forward coefficients to extend the system dynamic range.
企業關係與技轉中心
06-2360524
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院