發明
中華民國
098113244
I 378356
多核心指令集之模擬方法與裝置
國立清華大學
2012/12/01
本發明揭露了一種多核心指令集之模擬方法。此方法係利用找出各個核心之間的相依關係(dependency relationship)並將共享資料區塊(shared data segment)獨立出來,有效減少同步點(sync point),進而減低進行同步所需之負擔。進而提升多核心指令集之模擬模擬速度,並且同時保證模擬結果之準確性。此外,本發明亦提供一種多核心指令集之模擬裝置。隨著科技的發展,指令集模擬器(instruction set simulator, ISS)已成為系統層級設計不可或缺之工具(system level design tool)。硬體設計者可事先利用指令集模擬器於設計實作實體架構實體化之前進行前期的探索與或驗證,故可降低開發過程中之一次性費用(non-recurring engineering cost, NRE cost);而軟體設計者則可透過指令集模擬器測試程式而不需採用實體客端機(real target machines),進而大幅縮短設計之循環週期(turnaround time)。 The present invention discloses a method for multi-core instruction-set simulation. The proposed method identifies the shared data segment and the dependency relationship between the different cores, thus effectively reduces the number of sync points and lowers the synchronization overhead, allowing multi-core instruction-set simulation to be performed rapidly and accurately. In addition, the present invention also discloses a device for multi-core instruction-set simulation.
本部(收文號1090028140)同意該校109年5月15日清智財字第1099003570號函申請終止維護專利(清大)
智財技轉組
03-5715131-62219
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院