新型
中華民國
101223447
M458561
用於衛星系統之GPS訊號追踪及同步化模組
財團法人國家實驗研究院
2013/08/01
應用於衛星系統的時序同步系統,使用可程式化FPGA(現場可程式閘陣列)以實現。此系統包含相位比較器、頻率產生器和一組追蹤以及同步狀態控制器,其中追蹤同步狀態控制包含兩種不同模式,自主(autonomous)模式及同步(synchronized)模式。於自主模式下,內含的頻率產生器負責產生時序同步脈波輸出,此輸出脈波頻率可藉由調整內部暫存器設定立即可變更。自主模式下輸出脈波頻率的準確性與穩定性受到FPGA外部振盪器效能及特性(溫度變異量、衰老因素)影響。處於自主模式下,在收到連續10個精準PPS(Pulse Per Second) 參考脈波時,將會啟動追蹤與同步PPS信號來源。從追蹤到同步所需時間最長不會超過三分鐘,當完成後會將狀態切換到同步(synchronized)模式。於同步模式下內部頻率產生器輸出脈波與PPS參考脈波同相位,為相位鎖定狀態、並且兩者時間誤差小於三個內部時脈(clock)週期。若因無預期的失去PPS參考脈波時,一個特別設計的容許誤差範圍視窗可以保證系統回復為自主狀態並且產生時序同步脈波及維持衛星系統正常運作。 The satellite time synchronization system, which is fully implemented in FPGA (Field Programmable Gate Array), consists of a phase detector, a frequency generator, and a track and sync FSM (Finite State Machine) controller that operates in two distinct modes.
國研院技術移轉中心
02-66300686
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院