發明
中華民國
097118848
I 333829
電磁雜訊抑制裝置
國立臺灣大學
2010/11/21
本發明提供一種電路基板。該電路基板包含一第一參考電壓平面、一第二參考電壓平面、一第一介電層,以及嵌置於該第一介電層中的複數個第二介電體。該第一介電層係位於該第一參考電壓平面與該第二參考電壓平面之間。該複數個第二介電體中的每一個第二介電體各自包含一第一端點與一第二端點;該等第一端點係與該第一參考電壓平面相接觸,並且該等第二端點係與該第二參考電壓平面相接觸。該第一介電層之介電常數與該複數個第二介電體之介電常數不同。
產學合作總中心
33669945
版權所有 © 國家科學及技術委員會 National Science and Technology Council All Rights Reserved.
建議使用IE 11或以上版本瀏覽器,最佳瀏覽解析度為1024x768以上|政府網站資料開放宣告
主辦單位:國家科學及技術委員會 執行單位:台灣經濟研究院 網站維護:台灣經濟研究院